×

74AUP2G240GT

Low-power dual inverting buffer/line driver; 3-state

74AUP2G240提供带3态输出的双路非反相缓冲器/线路驱动器。3态输出通过输出使能输入(nOE)控制。针脚nOE处的高电平使输出呈高阻抗关断状态。

所有输入处的施密特触发器动作使电路容许整个0.8 V至3.6 V VCC范围内较慢的输入上升和下降时间。

该器件可确保整个0.8 V至3.6 V VCC范围内的极低静态和动态功耗。

该器件完全针对使用IOFF的局部掉电应用设计。IOFF电路可禁用输出,防止掉电时破坏性回流电流通过该器件。

该器件具有输入禁用功能,它允许浮动输入信号。输出使能输入nOE为高电平时,输入处于禁用状态。

Features and benefits

  • 0.8 V至3.6 V的宽电源电压范围
  • 高抗噪性
  • 符合JEDEC标准:
    • JESD8-12(0.8 V至1.3 V)
    • JESD8-11(0.9 V至1.65 V)
    • JESD8-7(1.2 V至1.95 V)
    • JESD8-5(1.8 V至2.7 V)
    • JESD8-B(2.7 V至3.6 V)
  • ESD保护:
    • HBM JESD22-A114F 3A类超过5000 V
    • MM JESD22-A115-A超过200 V
    • CDM JESD22-C101E超过1000 V
  • 低静态功耗;ICC = 0.9 µA(最大)
  • 闭锁性能超过100 mA,符合JESD78 II类标准
  • 输入可接受高达3.6 V的电压
  • 低噪音过冲和欠冲,小于VCC的10 %
  • 输入禁用特性允许浮空输入条件
  • IOFF电路提供局部掉电模式操作
  • 多种封装选择
  • 额定温度范围为–40 °C至+85 °C和–40 °C至+125 °C

参数类型

型号 Product status VCC (V) Logic switching levels Output drive capability (mA) fmax (MHz) Nr of bits Power dissipation considerations Tamb (°C) Rth(j-a) (K/W) Rth(j-c) (K/W) Package name
74AUP2G240GT Production 0.8 - 3.6 CMOS ± 1.9 70 2 ultra low -40~125 327 157 XSON8

PCB Symbol, Footprint and 3D Model

Model Name 描述

封装

型号 可订购的器件编号,(订购码(12NC)) 状态 标示 封装 外形图 回流焊/波峰焊 包装
74AUP2G240GT 74AUP2G240GT,115
(935280737115)
Active p40 SOT833-1
XSON8
(SOT833-1)
SOT833-1 SOT833-1_115

环境信息

型号 可订购的器件编号 化学成分 RoHS RHF指示符
74AUP2G240GT 74AUP2G240GT,115 74AUP2G240GT rohs rhf rhf
品质及可靠性免责声明

文档 (13)

文件名称 标题 类型 日期
74AUP2G240 Low-power dual inverting buffer/line driver; 3-state Data sheet 2023-07-27
AN10161 PicoGate Logic footprints Application note 2002-10-29
AN11052 Pin FMEA for AUP family Application note 2019-01-09
aup2g240 aup2g240 IBIS model IBIS model 2013-04-07
Nexperia_document_leaflet_Logic_AUP_technology_portfolio_201904 Nexperia_document_leaflet_Logic_AUP_technology_portfolio_201904 Leaflet 2019-04-12
74AUP2G240GT_Nexperia_Product_Reliability 74AUP2G240GT Nexperia Product Reliability Quality document 2023-05-29
Nexperia_document_guide_MiniLogic_MicroPak_201808 MicroPak leadless logic portfolio guide Brochure 2018-09-03
SOT833-1 3D model for products with SOT833-1 package Design support 2021-01-28
Nexperia_package_poster Nexperia package poster Leaflet 2020-05-15
SOT833-1_115 XSON8; Reel pack for SMD, 7''; Q1/T1 product orientation Packing information 2020-04-21
MAR_SOT833 MAR_SOT833 Topmark Top marking 2013-06-03

支持

如果您需要设计/技术支持,请告知我们并填写 应答表 我们会尽快回复您。

模型

文件名称 标题 类型 日期
aup2g240 aup2g240 IBIS model IBIS model 2013-04-07
SOT833-1 3D model for products with SOT833-1 package Design support 2021-01-28

PCB Symbol, Footprint and 3D Model

Model Name 描述

订购、定价与供货

型号 Orderable part number Ordering code (12NC) 状态 包装 Packing Quantity 在线购买
74AUP2G240GT 74AUP2G240GT,115 935280737115 Active SOT833-1_115 5,000 订单产品

样品

安世半导体客户可通过我们的销售机构或直接通过在线样品商店订购样品: https://extranet.nexperia.com.

样品订单通常需要2-4天寄送时间。

如果您尚未取得安世半导体的直接采购帐号,我们的全球与区域经销网络可以协助您取得样品。

How does it work?

The interactive datasheets are based on the Nexperia MOSFET precision electrothermal models. With our interactive datasheets you can simply specify your own conditions interactively. Start by changing the values of the conditions. You can do this by using the sliders in the condition fields. By dragging the sliders you will see how the MOSFET will perform at the new conditions set.

可订购部件

型号 可订购的器件编号 订购代码(12NC) 封装 从经销商处购买
74AUP2G240GT 74AUP2G240GT,115 935280737115 SOT833-1 订单产品