×

74LVC1G07GF

Buffer with open-drain output

74LVC1G07提供非反相缓冲器。

该器件的输出为开漏且可以连接到其它开漏输出以实施低电平有效有线OR或高电平有效有线AND功能。

输入可通过3.3 V或5 V器件进行驱动。该特性允许在混合3.3 V和5 V环境中使用该器件。

所有输入处的施密特触发器动作使电路容许较慢的输入上升和下降时间。

该器件完全适合使用IOFF的局部掉电应用。IOFF电路可禁用输出,防止掉电时破坏性回流电流通过该器件。

不建议用在新设计中(NRND)。

Features and benefits

  • 1.65 V至5.5 V的宽电源电压范围
  • 5 V容压输入/输出,可实现与5 V逻辑的接合
  • 高抗噪性
  • 符合JEDEC标准:
    • JESD8-7(1.65 V至1.95 V)
    • JESD8-5(2.3 V至2.7 V)
    • JESD8-B/JESD36(2.7 V至3.6 V)
  • ESD保护:
    • HBM JESD22-A114F超过2000 V
    • MM JESD22-A115-A超过200 V
  • -24 mA输出驱动 (VCC = 3.0 V)
  • CMOS低功耗
  • 闭锁性能超过250 mA
  • 具有TTL电平的直接接口
  • 输入可接受高达5 V的电压
  • 多种封装选择
  • 额定温度范围为-40 °C至+85 °C和-40 °C至+125 °C

参数类型

型号 Product status Package name
74LVC1G07GF
Not for design in XSON6

文档 (4)

文件名称 标题 类型 日期
74LVC1G07 Buffer with open-drain output Data sheet 2023-08-07
AN10161 PicoGate Logic footprints Application note 2002-10-29
AN11009 Pin FMEA for LVC family Application note 2019-01-09
lvc1g07 74LVC1G07 IBIS model IBIS model 2018-05-25

支持

如果您需要设计/技术支持,请告知我们并填写 应答表 我们会尽快回复您。

模型

文件名称 标题 类型 日期
lvc1g07 74LVC1G07 IBIS model IBIS model 2018-05-25

订购、定价与供货

样品

安世半导体客户可通过我们的销售机构或直接通过在线样品商店订购样品: https://extranet.nexperia.com.

样品订单通常需要2-4天寄送时间。

如果您尚未取得安世半导体的直接采购帐号,我们的全球与区域经销网络可以协助您取得样品。

How does it work?

The interactive datasheets are based on the Nexperia MOSFET precision electrothermal models. With our interactive datasheets you can simply specify your own conditions interactively. Start by changing the values of the conditions. You can do this by using the sliders in the condition fields. By dragging the sliders you will see how the MOSFET will perform at the new conditions set.